LAPORAN AKHIR (PERCOBAAN 2)




 

1. Jurnal[kembali]





2. Hardware[Kembali]



3. Video Praktikum[Kembali]




4. Analisa[Kembali]
       Percobaan 2 ini membahas tentang rangkaian clipper yang merupakan rangkaian pemotong sinyal masukan yang berada diatas atau dibawah level tertentu. Berbentuk sinyal Vi adalah Sinusoidal dengan amplitudo lebih besar daripada yang tertera di keterangan alat. Di alat tertera 12V, dan amplitudo di gambar sekitar 17V. Hal ini disebabkan oleh yang tertera di alat merupakan Vrms (root mean square), sedangkan untuk menampilkan sinyal digunakan Vpk (tegangan puncak). Nilai Vpk merupakan nilai Vrms di kali akar 2, 12V dikali akar 2 bernilai 16.97V, dibulatkan menjadi 17V.

        Bentuk sinyal puncak atas terpotong untuk
 Vo clipper atas, berarti digunakan clipper positif, dimana sinyal positif yang dipotong oleh clipper. Saat setengah siklus positif (foward bias) tegangan input, dioda on, Berarti, Dioda terhubung singkat dan dan tegangan pada RL saat siklus positif ini sama dengan 0. Selama setengah siklus setengan negatif, (reverse bias), dioda terbuka (off), sehingga RL jauh lebih besar dibandingkan R, dan output yang dihasilkan mendekati -Vp. Oleh karena itu, Clipper positif (clipper potong atas) akan memotong sinyal diatas level 0V. Hal ini dapat dilihat dari data yang didapat, V max bernilai +4,3v sedangkan V min bernilai -17V. Pada Vo clipper bawah, bentuk sinyal puncak bawah yang terpotong, cara kerjanya kebalikan clipper atas, yaitu dioda on(konduksi) saat setengah siklus negatif, sehingga output RL sama dengan 0. Dioda reverse saat setengah siklus positif, sehingga RL jauh lebih besar dari R, dan dihasilkan output yang mendekati +Vp. Jika dilihat dari data, Vmax bernilai +17v dan Vmin bernilai -3,7V. Disini dapat dilihat bahwa clipper memotong 5v dibagian negatifnya.

                                    
5. Link Download[Kembali]

              Download HTML di sini 
              Download Video di sini

Tidak ada komentar:

Posting Komentar